میکروکنترلرهای 32 بیتی SPC5634MF2MLQ80 – MCU NXP 32 بیتی، هسته Power Arch، 1.5 مگابایت فلش، 80 مگاهرتز، -40/+125 درجه سانتیگراد، درجه خودرو، QFP 144
♠ توضیحات محصول
ویژگی محصول | ارزش صفت |
سازنده: | NXP |
رده محصولات: | میکروکنترلرهای 32 بیتی - MCU |
RoHS: | جزئیات |
سلسله: | MPC5634M |
سبک نصب: | SMD/SMT |
بسته/مورد: | LQFP-144 |
هسته: | e200z3 |
اندازه حافظه برنامه: | 1.5 مگابایت |
اندازه رم داده: | 94 کیلوبایت |
عرض گذرگاه داده: | 32 بیت |
وضوح ADC: | 2 × 8 بیت / 10 بیت / 12 بیت |
حداکثر فرکانس ساعت: | 80 مگاهرتز |
تعداد ورودی/خروجی: | ورودی/خروجی 80 |
ولتاژ منبع تغذیه - حداقل: | 1.14 V |
ولتاژ منبع تغذیه - حداکثر: | 1.32 V |
حداقل دمای عملیاتی: | - 40 درجه سانتیگراد |
حداکثر دمای عملیاتی: | + 150 درجه سانتیگراد |
صلاحیت: | AEC-Q100 |
بسته بندی: | سینی |
ولتاژ تغذیه آنالوگ: | 5.25 V |
نام تجاری: | نیمه هادی های NXP |
نوع رم داده: | SRAM |
ولتاژ ورودی/خروجی: | 5.25 V |
حساس به رطوبت: | آره |
تولید - محصول: | MCU |
نوع محصول: | میکروکنترلرهای 32 بیتی - MCU |
نوع حافظه برنامه: | فلاش |
مقدار بسته کارخانه: | 60 |
زیر مجموعه: | میکروکنترلر - MCU |
تایمر نگهبان: | تایمر نگهبان |
قسمت # نام مستعار: | 935311091557 |
واحد وزن: | 1.319 گرم |
♠ میکروکنترلرهای 32 بیتی - MCU
این میکروکنترلرهای 32 بیتی خودرو، خانوادهای از دستگاههای سیستم روی تراشه (SoC) هستند که شامل تمام ویژگیهای خانواده MPC5500 و بسیاری از ویژگیهای جدید همراه با فناوری CMOS 90 نانومتری با کارایی بالا برای کاهش قابلتوجه هزینه به ازای هر ویژگی و قابل توجه است. ارتقای کارایی.هسته پردازشگر میزبان پیشرفته و مقرون به صرفه این خانواده کنترل کننده خودرو بر اساس فناوری Power Architecture® ساخته شده است.این خانواده شامل پیشرفتهایی است که تناسب معماری را در برنامههای تعبیهشده بهبود میبخشد، شامل پشتیبانی دستورالعملهای اضافی برای پردازش سیگنال دیجیتال (DSP)، یکپارچهسازی فناوریها - مانند واحد پردازشگر زمان پیشرفته، مبدل آنالوگ به دیجیتال در صف بهبودیافته، شبکه منطقه کنترلکننده، و یک سیستم ورودی-خروجی مدولار پیشرفته - که برای کاربردهای سیستم انتقال قدرت امروزی مهم هستند.این خانواده دستگاه یک افزونه کاملاً سازگار با خانواده MPC5500 Freescale است.این دستگاه دارای یک سطح سلسله مراتب حافظه است که از حداکثر 94 کیلوبایت SRAM روی تراشه و حداکثر 1.5 مگابایت حافظه فلش داخلی تشکیل شده است.این دستگاه همچنین دارای یک رابط باس خارجی (EBI) برای "کالیبراسیون" است.این رابط باس خارجی برای پشتیبانی از بیشتر حافظه های استاندارد مورد استفاده در خانواده MPC5xx و MPC55xx طراحی شده است.
• پارامترهای عملیاتی
- عملکرد کاملا ایستا، 0 مگاهرتز تا 80 مگاهرتز (به اضافه 2 درصد مدولاسیون فرکانس - 82 مگاهرتز)
- محدوده عملیاتی دمای محل اتصال -40 ℃ تا 150 ℃
- طراحی کم مصرف
- اتلاف توان کمتر از 400 مگاوات (اسمی)
- طراحی شده برای مدیریت پویای انرژی هسته و تجهیزات جانبی
– گیتینگ ساعت کنترل شده با نرم افزار از تجهیزات جانبی
- حالت توقف کم مصرف، با تمام ساعت ها متوقف شده است
- ساخته شده در فرآیند 90 نانومتر
- منطق داخلی 1.2 ولت
- منبع تغذیه 5.0 V -10% / + 5٪ (4.5 V تا 5.25 V) با رگولاتور داخلی برای تامین 3.3 ولت و 1.2 ولت برای هسته
- پایه های ورودی و خروجی با محدوده 5.0 V -10٪ / + 5٪ (4.5 V تا 5.25 V)
– سطوح سوئیچ 35%/65% VDDE CMOS (با هیسترزیس)
- هیسترزیس قابل انتخاب
– کنترل نرخ ضربه قابل انتخاب
- پینهای Nexus با منبع تغذیه 3.3 ولتی تغذیه میشوند
- طراحی شده با تکنیک های کاهش EMI
- حلقه قفل فاز
- مدولاسیون فرکانس فرکانس ساعت سیستم
– ظرفیت بای پس روی تراشه
– نرخ حرکت و قدرت درایو قابل انتخاب
• پردازنده هسته ای e200z335 با کارایی بالا
— مدل 32 بیتی Power Architecture Book E برنامه نویس
- بهبودهای رمزگذاری طول متغیر
- به مجموعه دستورالعمل های Power Architecture اجازه می دهد تا به صورت اختیاری در دستورالعمل های ترکیبی 16 و 32 بیتی کدگذاری شوند.
- نتایج در اندازه کد کوچکتر است
- CPU منطبق با فناوری Power Architecture تک شماره ای 32 بیتی
- به ترتیب اجرا و بازنشستگی
- رسیدگی دقیق به استثنا
- واحد پردازش شعبه
– جمع کننده اختصاصی محاسبه آدرس شعبه
- شتاب شعبه با استفاده از بافر دستورالعمل Branch Lookahead
- واحد بارگیری/ذخیره
- تأخیر بار یک چرخه
- کاملا لوله کشی شده
- پشتیبانی از اندیان بزرگ و کوچک
- پشتیبانی از دسترسی نامناسب
- حباب های خط لوله بار برای استفاده صفر
- سی و دو رجیستر 64 بیتی با هدف عمومی (GPR)
- واحد مدیریت حافظه (MMU) با 16 ورودی با بافر نگاه کناری ترجمه کاملاً انجمنی (TLB)
- اتوبوس دستورالعمل و اتوبوس بارگیری/فروشگاه جداگانه
- پشتیبانی از وقفه برداری
- تأخیر وقفه < 120 ns @ 80 مگاهرتز (اندازه گیری شده از درخواست وقفه تا اجرای اولین دستورالعمل کنترل کننده استثنای وقفه)